Jádro TCP/IP je léty ověřený hardwarový TCP/IP stack s integrovaným Ethernet MAC. Tento hardwarový TCP/IP stack podporuje protokoly TCP, UDP, IPv4, ICMP, ARP, IGMP a PPPoE. W7500P nejlépe vyhovuje těm uživatelům, kteří potřebují připojit svá zařízení k celosvětové síti. Navíc obsahuje W7500P i PHY čip, což podstatně zjednodušuje návrh DPS a samozřejmě i cenu výsledného zařízení.
ARM Cortex-M0
● 48MHz maximální frekvence
Hardwarový TCP/IP stack
● Současně zpracuje 8 Socketů
● SRAM : Max. 32 KB
● MII (Medium-Independent Interface)
Integrované PHY
● integrovaný čip IC Plus 's IP101G
● Flash: 128 KB
● SRAM: 16KB až 48 KB (min. 16kB k dispozici, pokud je použit 32kB socket buffer, max. 48kB k dispozici, pokud není použit socket buffer)
● ROM pro boot kód: 6 KB
Hodiny, reset a power management
● POR (Power-On Reset)
● Integrovaný napěťový regulátor: 3.3V až 1.5V
● 8 až 24MHz externí krystal
● Vnitřní 8MHz RC oscilátor
● PLL pro taktování CPU
A/D převodník
● 12bit, 8 kanálový, 1Msps
DMA
● 6 kanálový řadič DMA
● Podporované periferie: UART, SPI porty GPIO
● 34 I/O
Debug režim
● Serial Wire Debug (SWD)
Časovač/PWM
● 1 Watchdog (32-bit down-counter)
● 4 Časovače (32-bit nebo 16-bit down-counter)
● 8 PWM (32 bitový čítač/časovač s programovatelným 6 bitovým prescalerom)
Komunikační rozhraní
● 3 x UART (2 x UART s FIFO a Flow Control, 1 jednoduchý UART)
● 2 x SPI
● 2 x I2C (Master / Slave, Fast-mode (400 kbps))
Šifrování
● 1 RNG (generátor náhodných čísel): 32 bitové náhodné číslo
Pouzdro
● 64 TQFP (7 × 7 mm)
Líbí se Vám naše články? Nezmeškejte už ani jeden z nich! Nemusíte se o nic starat, my zajistíme doručení až k Vám.